[º¸¾È´º½º ±èÅÂÇü] ¾ËÅ׶ó ÄÚÆ÷·¹À̼Ç(NASDAQ:ALTR)Àº 28Gbps Æ®·£½Ã¹ö¸¦ Á¦°øÇÏ´Â ¼¼°è ÃÖÃÊÀÇ FPGA¿¡ ´ëÇÑ ¼±ÀûÀ» ½ÃÀÛÇß´Ù°í ¿À´Ã ¹ßÇ¥Çß´Ù. Stratix V GT µð¹ÙÀ̽º´Â ÇöÀç Á¦°øµÇ°í ÀÖ´Â ¾÷°è ÃÖ°í ´ë¿ªÆø ¹× ÃÖ°í ¼º´ÉÀÇ FPGAÀÌ´Ù. Stratix V GT FPGAÀÇ ¾÷°è¸¦ ¸®µåÇÏ´Â ±â¼ú Çõ½ÅµéÀº ÷´Ü Åë½Å ½Ã½ºÅÛ ¼³°èÀÚµéÀÌ ³×Æ®¿öÅ© ´ë¿ªÆø¿¡ ´ëÇÑ ²÷ÀÓ¾øÀÌ Áõ°¡ÇÏ´Â ¿ä±¸¸¦ Áö¿øÇÏ´Â ¼Ö·ç¼ÇÀ» ½Å¼ÓÇÏ°Ô Á¦°øÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÑ´Ù.
Stratix V GT FPGA´Â ÀÎÅÍ³Ý ¹× IP(Internet Protocol)-±â¹Ý ¼ºñ½º ¹× ¾ÖÇø®ÄÉÀ̼ǿ¡ ÀÇÇØ °¡¼Óȵǰí ÀÖ´Â ³×Æ®¿öÅ© Æ®·¡ÇÈÀÇ ±Þ¼ÓÇÑ ¼ºÀåÀ» Áö¿øÇÒ ¼ö ÀÖµµ·Ï Ưº°È÷ ¼³°èµÇ¾ú´Ù. JDSU¿Í °°Àº Çõ½ÅÀûÀÎ ±â¾÷µéÀÌ ¾ËÅ׶óÀÇ ¼Ö·ç¼ÇÀ» È°¿ëÇÏ¿© ÀڽŵéÀÇ Â÷¼¼´ë Å×½ºÆ® ¹× ÃøÁ¤ ¼Ö·ç¼Ç¿¡ »ç¿ëÇÒ ¼ö ÀÖ´Â ÃÖ÷´Ü ±â¼úµé¿¡ ºü¸£°Ô ¾×¼¼½ºÇÏ°í ÀÖ´Ù.
JDSUÀÇ ºÎ»çÀå °â Åë½Å Å×½ºÆ® ¹× ÃøÁ¤ »ç¾÷ºÎÀÇ »ç¾÷ºÎÀåÀÎ ¶ó¸£½º ÇÁ¸®µå¸®È÷(Lars Friedrich)¾¾´Â ¡°JDSUÀÇ °í°´µéÀº ¿ì¸®ÀÇ ¼Ö·ç¼ÇÀÌ ±â¼úÀÇ ÃÖ÷´Ü¿¡ Àֱ⸦ ¿ä±¸ÇÏ°í ÀÖÀ¸¸ç ¾ËÅ×¶ó¸¦ Çù·Â¾÷ü·Î È®º¸ÇÔÀ¸·Î½á ¿ì¸®´Â ¿ì¸®ÀÇ °í°´µéÀÌ °í¼º´É ±¤´ë¿ª Åë½Å ¾ÖÇø®ÄÉÀ̼ÇÀ» Àü°³ÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÏ´Â ÃÖ÷´Ü ±â±âµéÀ» Á¦°øÇÏ´Â µ¥ ÀÖ¾î¼ ¿ìÀ§¸¦ È®º¸ÇÒ ¼ö ÀÖ°Ô µÇ¾ú´Ù¡±¸é¼ ¡°ÇöÀç 28Gbps Æ®·£½Ã¹ö¸¦ Á¦°øÇÏ´Â À¯ÀÏÇÑ FPGA·Î¼ Stratix V GT FPGA´Â ¿ì¸®°¡ ÃÖ°í ¼º´É°ú µ¥ÀÌÅÍ ¾²·çDzÀ» Á¦°øÇÏ´Â ¿ì¸®ÀÇ ½Ã½ºÅÛ¿¡ ÃÖ÷´Ü ±â´ÉµéÀ» ÅëÇÕÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÑ´Ù¡±°í ¸»Çß´Ù.
Stratix V GT FPGA´Â 10³â ÀÌ»ó ³»ºÎÀûÀ¸·Î °³¹ßÇÑ Æ®·£½Ã¹ö Çõ½Å ±â¼úÀ» ¾÷°è ÃÖ°í ¼º´ÉÀÇ 28nm °øÁ¤ ±â¼ú(28HP)¿¡ ÅëÇÕÇß´Ù. µð¹ÙÀ̽º´Â 4°³ÀÇ 28Gbps Æ®·£½Ã¹ö, 32°³ÀÇ full-duplex, 12.5Gbps Æ®·£½Ã¹ö, ±×¸®°í 2133Mbps¸¦ Áö¿øÇÏ´Â ÃÖ´ë 4x72bit DIMMM DDR3 ¸Þ¸ð¸® ÀÎÅÍÆäÀ̽º µîÀ» ÅëÇØ ¹éÇ÷¹ÀÎ, ±¤ ¸ðµâ, Ĩ-Åõ-Ĩ ¾ÖÇø®ÄÉÀ̼ÇÀ» Áö¿øÇÑ´Ù.
Stratix V GT FPGA¿¡ Á¦°øµÇ´Â 28Gbps Æ®·£½Ã¹ö´Â CEI-28G »ç¾çÀ» ÃæÁ·ÇÏ¸é¼ ´ÜÁö ä³Î ´ç 200mWÀÇ Àü·ÂÀ» ¼Ò¸ðÇϱ⠶§¹®¿¡ ½Ã½ºÅÛÀÇ ´ë¿ªÆø-´ç-Àü·Â ÇÁ·ÎÆÄÀÏÀ» ±Þ°¨½Ãų ¼ö ÀÖ´Ù. Stratix V GT FPGAÀÇ Æ®·£½Ã¹ö ¼º´ÉÀ» º¸¿©ÁÖ´Â ºñµð¿ÀÀÎ "¹Ì¸®º¸±â: ¾÷°è ÃÖÃÊÀÇ 28Gbps FPGA(Sneak Peek: Industry's First 28-Gbps FPGA)"¸¦ ¾ËÅ׶óÀÇ À¥»çÀÌÆ®¿¡¼ ½ÃûÇÒ ¼ö ÀÖ´Ù.
Stratix V GT FPGA´Â Åë½Å ½Ã½ºÅÛ, ÇÏÀÌ-¿£µå Å×½ºÆ® Àåºñ, ±º»ç¿ë Åë½Å ½Ã½ºÅÛ µî¿¡¼ »ç¿ëµÇ´Â ÃֽŠ¼¼´ëÀÇ 40G/100G ¾ÖÇø®ÄÉÀ̼ÇÀ» À§ÇØ »ç¿ëÇÒ ¼ö ÀÖµµ·Ï Ưº°È÷ ÃÖÀûȵǾú´Ù. µð¹ÙÀ̽º´Â ÃÖ´ë 662KÀÇ ·ÎÁ÷ ¿¤¸®¸ÕÆ®(LE, logic element), 512°³ÀÇ 18x18 ¸ÖƼÇöóÀ̾î, Çϵå PCI Express(PCIe), 10‑Gbps Ethernet(10GbE), Interlaken IP ºí·Ï µîÀ» ÅëÇØ ÃÖ°í ¼öÁØÀÇ ÅëÇÕ¼ºÀ» Á¦°øÇϸç ÃֽŠ°í¼Ó ½Ã¸®¾ó ÇÁ·ÎÅäÄݵéÀ» Áö¿øÇÑ´Ù.
¾ËÅ׶óÀÇ Á¦Ç° ¸¶ÄÉÆà ´ã´ç ¼±ÀÓ ÀÌ»çÀÎ ÆÐÆ®¸¯ µµ¸£½Ã(Patrick Dorsey)¾¾´Â ¡°ÃÖ°í ¼º´ÉÀÇ °øÁ¤°ú ÃÖ÷´Ü Æ®·£½Ã¹ö ±â¼úÀ» Æ÷ÇÔÇÏ´Â ÃÖÀûÈµÈ 28nm ±â¼ú Á¢±Ù¹ýÀ» È°¿ëÇÔÀ¸·Î½á ¿ì¸®´Â JDSU¿Í °°Àº °í°´µéÀÌ º¸´Ù È®½ÅÀ» °®°í ÃÖ÷´Ü ½Ã½ºÅÛÀ» ½Å¼ÓÇÏ°Ô Á¦°øÇÏ´Â µ¥ ÇÊ¿äÇÑ Çõ½ÅÀûÀÎ ´ë¿ªÆøÀ» Á¦°øÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÏ°í ÀÖ´Ù¡±¸é¼ ¡°Stratix V GT FPGA´Â ¾÷°è¿¡¼ ÇöÀç ¼±ÀûµÇ°í ÀÖ´Â ¾î¶² ´Ù¸¥ FPGAµµ Á¦°øÇÒ ¼ö ¾ø´Â ´ë¿ªÆø°ú Àü·Â È¿À²À» Á¦°øÇÒ ¼ö Àֱ⠶§¹®¿¡ °í°´ Á¦Ç°µé¿¡ º¸´Ù ¸¹Àº µµ´Þ¹üÀ§, ±×¸®°í º¸´Ù ³ôÀº À¯¿¬¼º°ú ½Å·Ú¼ºÀ» Á¦°øÇÑ´Ù.¡±°í ¸»Çß´Ù.
[±èÅÂÇü ±âÀÚ(boan@boannews.com)]
<ÀúÀÛ±ÇÀÚ: º¸¾È´º½º(www.boannews.com) ¹«´ÜÀüÀç-Àç¹èÆ÷±ÝÁö>