Home > Àüü±â»ç

¾ËÅ׶ó, HD WDR °¨½Ã Ä«¸Þ¶ó ½Ì±Û-Ĩ ¼Ö·ç¼Ç Á¦°ø

ÀÔ·Â : 2010-06-24 11:29
ÆäÀ̽ººÏ º¸³»±â Æ®À§ÅÍ º¸³»±â ³×À̹ö ¹êµå º¸³»±â Ä«Ä«¿À ½ºÅ丮 º¸³»±â ³×À̹ö ºí·Î±× º¸³»±â
WDR ¼¾¼­¸¦ À§ÇÑ FPGA·Î IP Ä«¸Þ¶ó ÅëÇÕ ¼Ö·ç¼Ç Á¦°ø

 

[º¸¾È´º½º ¿Àº´¹Î] ¾ËÅ׶ó ÄÚÆ÷·¹À̼ÇÀº 24ÀÏ ÇϳªÀÇ FPGA·Î Á¦°øµÇ´Â ¾÷°è ÃÖÃÊÀÇ HD °¨½Ã IP Ä«¸Þ¶ó ·¹ÆÛ·±½º ¼³°è¸¦ ¹ßÇ¥Çß´Ù.

 

ÀÌ ¼Ö·ç¼ÇÀº ¾ËÅ׶óÀÇ Àú°¡Çü ¡®Cyclone III¡¯ ¶Ç´Â ¡®Cyclone IV FPGA¡¯¿Í ¾ËŸ¼¾½º(AltaSens)ÀÇ ¡®1080p60 A3372E3-4T¡¯ ¹× ¾ÛƼ³ª(Aptina)ÀÇ ¡®720p60 MT9M033 HD WDR(Wide Dynamic Range)¡¯ CMOS À̹ÌÁö ¼¾¼­¸¦ Áö¿øÇÏ´Â ¾ÆÀ̸®Æ½½º(Eyelytics)¿Í ¾ÛƼÄÃ(Apical)ÀÇ IP¸¦ Á¦°øÇÑ´Ù.

 

¿Ã-ÀÎ-¿ø ¼Ö·ç¼ÇÀ» ÅëÇØ °¨½Ã Àåºñ Á¦Á¶¾÷üµéÀº ÀüÅëÀûÀÎ DSP ¶Ç´Â ASSP¸¦ »ç¿ëÇÏ´Â ÀÌÀü ¾ÆÅ°ÅØó ´ëºñ º¸µå °ø°£À» Àý°¨ÇÏ°í Àü·Â¼Ò¸ð¸¦ ³·Ãß°í À¯¿¬¼ºÀ» Áõ´ë½ÃÅ°¸é¼­ °³¹ß ½Ã°£À» ´ÜÃà½Ãų ¼ö ÀÖ´Ù.

[¿Àº´¹Î ±âÀÚ(boan4@boannews.com)]


<ÀúÀÛ±ÇÀÚ: º¸¾È´º½º(http://www.boannews.com/) ¹«´ÜÀüÀç-Àç¹èÆ÷±ÝÁö>

  •  
  • 1
  • ÆäÀ̽ººÏ º¸³»±â Æ®À§ÅÍ º¸³»±â ³×À̹ö ¹êµå º¸³»±â Ä«Ä«¿À ½ºÅ丮 º¸³»±â ³×À̹ö ºí·Î±× º¸³»±â

  • ¡°
  •  SNS¿¡¼­µµ º¸¾È´º½º¸¦ ¹Þ¾Æº¸¼¼¿ä!! 
  • ¡±
 ÇÏÀÌÁ¨ ÆÄ¿öºñÁî 23³â 11¿ù 16ÀÏ~2024³â 11¿ù 15ÀϱîÁö ¾Æ½ºÆ®·Ð½ÃÅ¥¸®Æ¼ ÆÄ¿öºñÁî 2023³â2¿ù23ÀÏ ½ÃÀÛ ³Ý¾Øµå ÆÄ¿öºñÁî ÁøÇà 2020³â1¿ù8ÀÏ ½ÃÀÛ~2021³â 1¿ù8ÀϱîÁö À§Áîµð¿£¿¡½º 2018
¼³¹®Á¶»ç
ÃÖ±Ù ¹ß»ýÇÑ Å©¶ó¿ìµå ½ºÆ®¶óÀÌÅ©ÀÇ º¸¾È SW ¾÷µ¥ÀÌÆ® ¿À·ù »çÅÂó·³ SW °ø±Þ¸Á¿¡ º¸¾ÈÀ̽´°¡ ¹ß»ýÇÒ °æ¿ì °ü·ÃµÈ °¢Á¾ ½Ã½ºÅÛ ¹× IT ÀÎÇÁ¶ó ¸¶ºñ°¡ ÀϾ ¼ö ÀÖ´Ù´Â °Ô µå·¯³µ½À´Ï´Ù. ÀÌ·¯ÇÑ °ø±Þ¸Á º¸¾ÈÀ» À§ÇùÇÏ´Â °¡Àå Å« ¿äÀÎÀº ¹«¾ùÀ̶ó°í »ý°¢ÇϽóª¿ä?
·£¼¶¿þ¾î, ÇÇ½Ì µîÀÇ »çÀ̹ö °ø°Ý
SW ¾÷µ¥ÀÌÆ® ¹× SW ±³Ã¼ °úÁ¤¿¡¼­ÀÇ ¿À·ù
SW ÀÚü¿¡ Á¸ÀçÇÏ´Â º¸¾È Ãë¾àÁ¡
½Ã½ºÅÛ °ü¸®ÀÚÀÇ ¿î¿µ»ó ½Ç¼ö ¹× °ü¸® ¹ÌÈí
±âŸ(´ñ±Û·Î)