[º¸¾È´º½º ±èÅÂÇü] ÀÚÀϸµ½º´Â ¿Ã 3¿ù¿¡ ¼±ÀûÀ» ½ÃÀÛÇÑ »õ·Î¿î 7 ½Ã¸®Áî FPGA µð¹ÙÀ̽º°¡ ºÒ°ú 6°³¿ù ¸¸¿¡ 200°³ ÀÌ»óÀÇ ¼ö»ó ±â·ÏÀ» °®°Ô µÇ¸é¼ ¾÷°è¿¡¼ ¸í½Ç°øÈ÷ ÃÖ°íÀÇ ÀÚ¸®¸¦ ÀÎÁ¤¹Þ°Ô µÇ¾ú´Ù°í ¹ßÇ¥Çß´Ù.
Áö±Ý±îÁö ÀÚÀϸµ½º´Â ¼ö õ°³ÀÇ ¹öÅؽº-7 ¹× ŲÅؽº-7 FPGA¸¦ Àü ¼¼°è¿¡ ÆǸÅÇß°í ÀÌ Á¦Ç°µéÀº ÇöÀç °í¼º´É ¹æÀ§ RADAR ½Ã½ºÅÛ, Â÷¼¼´ë 200G À¯¼± Åë½Å ºê¸´Áö, ÃÊ°íÇØ»óµµ ÀÇ·á¿ë ¿µ»ó Àåºñ, ÃֽŠÅ×½ºÆ® ¹× ÃøÁ¤ Àåºñ¿¡ À̸£±â±îÁö ´Ù¾çÇÑ ¾ÖÇø®ÄÉÀ̼ǿ¡ »ç¿ëµÇ°í ÀÖ´Ù.
½ÃÀåÀ» ÁÖµµÇÏ´Â µð¹ÙÀ̽º¿Í ÅëÇÕÇü 28³ª³ë ¾ÆÅ°ÅØóÀÇ °¡°øÇÒ¸¸ÇÑ °áÇÕÀ» ÅëÇØ ÀÚÀϸµ½º´Â PLD ¾÷°è¿¡¼ °¡Àå »¡¸® Á¦Ç°À» Ãâ½ÃÇÒ ¼ö ÀÖ°Ô µÇ¾ú´Ù. °í°´¿¡°Ô ¾÷°è ÃÖ°íÀÇ ¼Óµµ·Î 28³ª³ë ±â¼úÀ» Á¦°øÇÏ´Â °Í ¿Ü¿¡µµ, ÀÚÀϸµ½º 7½Ã¸®Áî FPGA´Â ·ÎÁ÷, DSP ¹× °í¼Ó Á÷·Ä ä³ÎÀ» ÃÖÀûÀ¸·Î °áÇÕÇÏ¿© ÃÖ°íÀÇ ¼º´ÉÀ» ±¸ÇöÇÏ´Â µ¿½Ã¿¡ ÀúÀü·Â°ú °°Àº ÀϹÝÀûÀÎ ¿ä±¸Á¶°ÇÀ» ÃæÁ·½Ãų ¼ö ÀÖ´Ù.
ÀÚÀϸµ½º´Â ¹öÅؽº-7 FPGA¸¦ ÅëÇØ °¡Àå ³ôÀº ´ë¿ªÀÇ ½Ã½ºÅÛÀ» °ø±ÞÇÏ°í ÀÖÀ¸¸ç, ŲÅؽº-7 FPGA¸¦ ÅëÇØ FPGA ½ÃÀå¿¡¼ °¡Àå ºü¸£°Ô ¼ºÀåÇÏ´Â ºÐ¾ßÀÇ ´Ù¾çÇÑ ¾ÖÇø®ÄÉÀ̼ÇÀÇ ±î´Ù·Î¿î ºñ¿ë ¹× Àü·Â ¿ä±¸Á¶°ÇÀ» ÃæÁ·½ÃÅ°°í ÀÖ´Ù. ¸¶Áö¸· 7½Ã¸®Áî Á¦Ç°±ºÀÎ ¾Æƽ½º-7 FPGA´Â 2012³â 1ºÐ±â¿¡ Ãâ½ÃµÉ ¿¹Á¤ÀÌ´Ù.
ÀÚÀϸµ½º´Â 3 µî±ÞÀÇ 28³ª³ë FPGA µð¹ÙÀ̽º·Î ¿À´Ã³¯ÀÇ ½ÃÀå ¿ä±¸Á¶°ÇÀ» ÃæÁ·ÇÏ¸ç ´Ù¾çÇÑ »ê¾÷ ºÐ¾ß¸¦ ÁÖµµÇÏ°í ÀÖ´Ù. Àü·Â ¼Ò¸ð·®À» »ó´çÈ÷ ³·Ãß±â À§ÇØ ÀÚÀϸµ½º 7½Ã¸®Áî FPGA´Â TSMCÀÇ 28³ª³ë HPL(°í¼º´É/ÀúÀü·Â) °øÁ¤À» ÅëÇØ Á¦Á¶µÈ´Ù.
°í°´ »ý»ê¼ºÀ» ´Ã¸®°í °³¹ß ½Ã°£À» ÁÙÀ̱â À§ÇØ, 7½Ã¸®Áî FPGA´Â Á¦Ç°±º »çÀÌ¿¡¼ 28³ª³ë µðÀÚÀÎÀ» ¼Õ½±°Ô ¸¶À̱׷¹À̼ÇÇÒ ¼ö ÀÖ´Â È®ÀåÇü ÅëÇÕ ¾ÆÅ°ÅØó¸¦ ÀÌ¿ëÇÏ¿© ±¸ÃàµÈ´Ù. ¸¶Áö¸·À¸·Î, ¿ë·®°ú ½Ã½ºÅÛ ´ë¿ªÀÇ ´ëÆø °¨¼Ò¿Í °ü·ÃÇÑ °í°´ÀÇ ¿ä±¸¸¦ ÃæÁ·½ÃÅ°±â À§ÇØ ÀÚÀϸµ½º´Â ÇöÀç±îÁö ¼¼°è¿¡¼ °¡Àå Å« FPGAÀÎ 2M ·ÎÁ÷ ¼¿ ¹öÅؽº-7 2000T FPGA¸¦ Á¦°øÇÏ°íÀÚ ÇÏ¿´À¸¸ç 2.5D ½ºÅà ½Ç¸®ÄÜ ÀÎÅÍÄ¿³ØÆ®(SSI) ±â¼úÀ» ÀÌ¿ëÇÔÀ¸·Î½á ÇѰ踦 ³Ñ¾î¼°í ÀÖ´Ù.
[±èÅÂÇü ±âÀÚ(boan@boannews.com)]
<ÀúÀÛ±ÇÀÚ: º¸¾È´º½º(www.boannews.com) ¹«´ÜÀüÀç-Àç¹èÆ÷±ÝÁö>