Home > Àüü±â»ç

¾ËÅ׶󡤾ÖÇÇÄ᤾˟¼¾½º¡¤HD WDR ºñµð¿À °¨½Ã Ĩ¼Â °øµ¿ ¹ßÇ¥

ÀÔ·Â : 2011-04-06 11:19
ÆäÀ̽ººÏ º¸³»±â Æ®À§ÅÍ º¸³»±â ³×À̹ö ¹êµå º¸³»±â Ä«Ä«¿À ½ºÅ丮 º¸³»±â ³×À̹ö ºí·Î±× º¸³»±â

WDR °¨½Ã Ä«¸Þ¶ó ¼Ö·ç¼Ç À§ÇÑ ´ÜÀÏ ¼Ò½º Á¦°ø


[º¸¾È´º½º ±èÅÂÇü] ¾ËÅ׶ó ÄÚÆ÷·¹À̼Ç, ¾ÖÇÇÄÃ, ¾ËŸ¼¾½º´Â ¾÷°è ÃÖÃÊÀÇ HD WDR(Wide Dynamic Range) ºñµð¿À °¨½Ã Ĩ¼ÂÀ» °øµ¿ ¹ßÇ¥ÇÔÀ¸·Î½á HD WDR °¨½Ã Ä«¸Þ¶ó ¼Ö·ç¼Ç ºÐ¾ß¿¡¼­ÀÇ ¾Õ¼± ±â¼ú·ÂÀ» ´Ù½Ã Çѹø ÀÔÁõ½ÃÄ×´Ù.

µ¶Ã¢ÀûÀΠĨ¼ÂÀº ¾ËÅ׶óÀÇ Cyclone¢ç IV E FPGA¿Í ¾ÖÇÇÄÃÀÇ HD WDR Ç® À̹ÌÁö ½ÅÈ£ ó¸®(ISP, image signal processing) ÆÄÀÌÇÁ¶óÀÎ IP¿Í ¾ËŸ¼¾½ºÀÇ 1080p60 A3372E3-4T À̹ÌÁö ¼¾¼­¸¦ Áö¿øÇÏ´Â º¸¾È ĨÀ» ÅëÇÕÇÏ°í ÀÖ´Ù. ÀÌ µ¶Ã¢ÀûÀÎ ¼Ö·ç¼ÇÀº ¾ÖÇÇÄÃÀÇ IP¿¡ ´ëÇÑ ¾×¼¼½º¸¦ °£¼ÒÈ­ÇÏ°í ¿Ïº®ÇÑ ¼¾¼­ ó¸® ¼Ö·ç¼ÇÀ» ÅëÇØ ¸®½ºÅ©¸¦ ¿ÏÈ­½ÃŲ´Ù.


Ĩ¼ÂÀº IP¿Í FPGA¿¡ ´ëÇÑ ´ÜÀÏ °ø±Þ¿øÀ» Á¦°øÇÏ¿© ºñµð¿À °¨½Ã Ä«¸Þ¶ó ½Ã½ºÅÛ °³¹ßÀ» °£¼ÒÈ­½ÃŲ´Ù. °í°´µéÀº µ¶¸³ °ø±Þ¾÷üÀÇ IP¸¦ ±¸¸ÅÇϰųª Ãß°¡ ¶óÀ̼±½º ºñ¿ë, NRE ºñ¿ë, ·Î¿­Æ¼ µîÀ» Áö±ÞÇÒ ÇÊ¿ä°¡ ¾ø´Ù.

°í°´µéÀº HD WDR ºñµð¿À °¨½Ã Ĩ¼ÂÀ» ±¸¸ÅÇϱâ Àü¿¡ Æò°¡¿ë IPÀÎ ¾ÖÇÇÄà À̹ÌÁö ½ÅÈ£ ó¸® Æò°¡ ¼³°è(Image Signal Processing Evaluation Design)¸¦ ¾ËÅ׶óÀÇ À¥»çÀÌÆ®¿¡¼­ ´Ù¿î·ÎµåÇÒ ¼ö ÀÖÀ» »Ó¸¸ ¾Æ´Ï¶ó ¿Â¶óÀÎÀ¸·Î Æò°¡¿ë ¶óÀ̼±½º¸¦ µî·ÏÇÏ¿© ½Ã½ºÅÛÀ» Æò°¡ÇÒ ¼ö ÀÖ´Ù.

Æò°¡ ÈÄ¿¡ °í°´µéÀº ¿Â¶óÀÎÀ¸·Î À̹ÌÁö ½ÅÈ£ ó¸® IP ÄÚ¾î ¶óÀ̼±½º¸¦ ¾ËÅ׶ó·ÎºÎÅÍ ´Ù¿î·ÎµåÇÏ¿© Quartus II ¼ÒÇÁÆ®¿þ¾î¸¦ ÅëÇØ ÀڽŵéÀÇ FPGA ¼³°è¿¡ IP¸¦ ÅëÇÕÇÒ ¼ö ÀÖ´Ù. »ó¿ëÁ¦Ç°ÀÌÁö¸¸ ÇÁ·Î±×·¥ °¡´ÉÇÑ ÀÌ Ä¨¼ÂÀº °³¹ß ±â°£À» ´ÜÃàÇÏ°í Ä«¸Þ¶ó ¼³°è¿¡ ´ëÇØ À¯¿¬¼ºÀ» Ãß°¡ÇÑ´Ù. FPGAÀÇ À¯¿¬¼ºÀ» È°¿ëÇÏ¿© °í°´µéÀº ÀڽŵéÀÇ °íÀ¯ÇÑ ±â´ÉµéÀ» ÅëÇØ µð¹ÙÀ̽º¸¦ ¸ÂÃãÈ­ÇÔÀ¸·Î½á ÀڽŵéÀÇ Á¦Ç°À» °æÀï¾÷üÀÇ Á¦Ç°µé°ú Â÷º°È­ÇÒ ¼ö ÀÖ´Ù.

¾ÖÇÇÄÃÀÇ HD HDR Ç® À̹ÌÁö ½ÅÈ£ ÆÄÀÌÇÁ¶óÀÎ IP´Â ¾ËÅ׶ó FPGAÀÇ ¼º´ÉÀ» È°¿ëÇÒ ¼ö ÀÖµµ·Ï ÃÖÀûÈ­µÇ¾ú´Ù. ´Ù¸¥ ¾î¶°ÇÑ ASSP(application specific standard product) ¶Ç´Â DSP Ç÷§Æûµµ1080p60 ¼¾¼­ ¹× µ¥ÀÌÅÍ°æ·Î¸¦ »ç¿ëÇÏ¿© WDR ±â¼úÀ» ÅëÇÕÇÒ ¼ö ÀÖ´Â Æ÷°ýÀûÀÎ ÆÄÀÌÇÁ¶óÀÎÀ» Á¦°øÇÏÁö ¾Ê´Â´Ù.

FPGA´Â 1080p ¹× 720p HDR CMOS ¼¾¼­ÀÇ °í´ë¿ªÆø µ¥ÀÌÅ͸¦ ó¸®ÇÒ ¼ö ÀÖ´Â À¯ÀÏÇÑ µð¹ÙÀ̽ºÀÌ´Ù(¿¹¸¦ µé¾î, Ç® HD´Â 2200x1125 pixels x 16+ bps(bits per pixel) x 60fps(frames per second)·Î °á°úÀûÀ¸·Î >2 Gbps ´ë¿ªÆøÀ» Á¦°øÇÑ´Ù.). ¾ËÅ׶óÀÇ Cyclone ½Ã¸®Áî FPGA´Â ÇÊ¿äÇÑ µ¥¿ªÆø°ú ó¸® ¼º´ÉÀ» Á¦°øÇÑ´Ù.

[±èÅÂÇü ±âÀÚ(boan@boannews.com)]


<ÀúÀÛ±ÇÀÚ: º¸¾È´º½º(www.boannews.com) ¹«´ÜÀüÀç-Àç¹èÆ÷±ÝÁö>

  •  
  • 2
  • ÆäÀ̽ººÏ º¸³»±â Æ®À§ÅÍ º¸³»±â ³×À̹ö ¹êµå º¸³»±â Ä«Ä«¿À ½ºÅ丮 º¸³»±â ³×À̹ö ºí·Î±× º¸³»±â

  • ¡°
  •  SNS¿¡¼­µµ º¸¾È´º½º¸¦ ¹Þ¾Æº¸¼¼¿ä!! 
  • ¡±
¿¡½ºÄɾî(ÆÄ¿öºñÁî)  ÇÏÀÌÁ¨ ÆÄ¿öºñÁî 23³â 11¿ù 16ÀÏ~2024³â 11¿ù 15ÀϱîÁö ¾Æ½ºÆ®·Ð½ÃÅ¥¸®Æ¼ ÆÄ¿öºñÁî 2023³â2¿ù23ÀÏ ½ÃÀÛ ³Ý¾Øµå ÆÄ¿öºñÁî ÁøÇà 2020³â1¿ù8ÀÏ ½ÃÀÛ~2021³â 1¿ù8ÀϱîÁö À§Áîµð¿£¿¡½º 2018
¼³¹®Á¶»ç
ÃÖ±Ù ¹ß»ýÇÑ Å©¶ó¿ìµå ½ºÆ®¶óÀÌÅ©ÀÇ º¸¾È SW ¾÷µ¥ÀÌÆ® ¿À·ù »çÅÂó·³ SW °ø±Þ¸Á¿¡ º¸¾ÈÀ̽´°¡ ¹ß»ýÇÒ °æ¿ì °ü·ÃµÈ °¢Á¾ ½Ã½ºÅÛ ¹× IT ÀÎÇÁ¶ó ¸¶ºñ°¡ ÀϾ ¼ö ÀÖ´Ù´Â °Ô µå·¯³µ½À´Ï´Ù. ÀÌ·¯ÇÑ °ø±Þ¸Á º¸¾ÈÀ» À§ÇùÇÏ´Â °¡Àå Å« ¿äÀÎÀº ¹«¾ùÀ̶ó°í »ý°¢ÇϽóª¿ä?
·£¼¶¿þ¾î, ÇÇ½Ì µîÀÇ »çÀ̹ö °ø°Ý
SW ¾÷µ¥ÀÌÆ® ¹× SW ±³Ã¼ °úÁ¤¿¡¼­ÀÇ ¿À·ù
SW ÀÚü¿¡ Á¸ÀçÇÏ´Â º¸¾È Ãë¾àÁ¡
½Ã½ºÅÛ °ü¸®ÀÚÀÇ ¿î¿µ»ó ½Ç¼ö ¹× °ü¸® ¹ÌÈí
±âŸ(´ñ±Û·Î)