[º¸¾È´º½º ¿Àº´¹Î] ¾ËÅ׶ó ÄÚÆ÷·¹À̼ÇÀº 24ÀÏ ÇϳªÀÇ FPGA·Î Á¦°øµÇ´Â ¾÷°è ÃÖÃÊÀÇ HD °¨½Ã IP Ä«¸Þ¶ó ·¹ÆÛ·±½º ¼³°è¸¦ ¹ßÇ¥Çß´Ù.
ÀÌ ¼Ö·ç¼ÇÀº ¾ËÅ׶óÀÇ Àú°¡Çü ¡®Cyclone III¡¯ ¶Ç´Â ¡®Cyclone IV FPGA¡¯¿Í ¾ËŸ¼¾½º(AltaSens)ÀÇ ¡®1080p60 A3372E3-4T¡¯ ¹× ¾ÛƼ³ª(Aptina)ÀÇ ¡®720p60 MT9M033 HD WDR(Wide Dynamic Range)¡¯ CMOS À̹ÌÁö ¼¾¼¸¦ Áö¿øÇÏ´Â ¾ÆÀ̸®Æ½½º(Eyelytics)¿Í ¾ÛƼÄÃ(Apical)ÀÇ IP¸¦ Á¦°øÇÑ´Ù.
¿Ã-ÀÎ-¿ø ¼Ö·ç¼ÇÀ» ÅëÇØ °¨½Ã Àåºñ Á¦Á¶¾÷üµéÀº ÀüÅëÀûÀÎ DSP ¶Ç´Â ASSP¸¦ »ç¿ëÇÏ´Â ÀÌÀü ¾ÆÅ°ÅØó ´ëºñ º¸µå °ø°£À» Àý°¨ÇÏ°í Àü·Â¼Ò¸ð¸¦ ³·Ãß°í À¯¿¬¼ºÀ» Áõ´ë½ÃÅ°¸é¼ °³¹ß ½Ã°£À» ´ÜÃà½Ãų ¼ö ÀÖ´Ù.
[¿Àº´¹Î ±âÀÚ(boan4@boannews.com)]
<ÀúÀÛ±ÇÀÚ: º¸¾È´º½º(http://www.boannews.com/) ¹«´ÜÀüÀç-Àç¹èÆ÷±ÝÁö>